max+plus ii下載Max+plusII是Altera公司推出的的第三代PLD開發系統(Altera第四代PLD開發系統被稱為:QuartusII,主要用于設計新器件和大規模CPLD/FPGA).使用MAX+PLUSII的設計者不需精通器件內部的復雜結構。設計者可以用自己熟悉的設計工具(如原理圖輸入或硬件描述語言)建立設計,MAX+PLUSII把這些設計轉自動換成最終所需的格式。其設計速度非常快。對于一般幾千門的電路設計,使用MAX+PLUSII,從設計輸入到器件編程完畢,用戶拿到設計好的邏輯電路,大約只需幾小時。設計處理一般在數分鐘內內完成。特別是在原理圖輸入等方面,Maxplus2被公認為是最易使用,人機界面最友善的PLD開發軟件,特別適合初學者使用。

功能介紹
1.設計輸入。在傳統設計中,設計人員是應用傳統的原理圖輸入方法來開始設計的。自90年代初, Verilog、VHDL、AHDL等硬件描述語言的輸入方法在大規模設計中得到了廣泛應用。 2.前仿真(功能仿真)。設計的電路必須在布局布線前驗證電路功能是否有效。(ASCI設計中,這一步驟稱為第一次Sign-off)PLD設計中,有時跳過這一步。 3.設計編譯。設計輸入之后就有一個從高層次系統行為設計向門級邏輯電路設轉化翻譯過程,即把設計輸入的某種或某幾種數據格式(網表)轉化為軟件可識別的某種數據格式(網表)。 4.優化。對于上述綜合生成的網表,根據布爾方程功能等效的原則,用更小更快的綜合結果代替一些復雜的單元,并與指定的庫映射生成新的網表,這是減小電路規模的一條必由之路。 5.布局布線。在PLD設計中,3-5步可以用PLD廠家提供的開發軟件(如 Maxplus2)自動一次完成。 6.后仿真(時序仿真)需要利用在布局布線中獲得的精確參數再次驗證電路的時序。(ASCI設計中,這一步驟稱為第二次Sign—off)。 7.生產。布線和后仿真完成之后,就可以開始ASCI或PLD芯片的投產
使用方法
1. 運行"PCALTERA32BIT"目錄下的"SETUP.EXE", 點擊Install SoftwareMAX+PLUS II BASELINE Software安裝軟件。 Next按鈕完成安裝。 2. 第一次運行MAX+plus II時,會彈出一個"遵守協議"對話框, 用鼠標將內容下拉到最后, 選擇“OK“。 3. 將安裝盤目錄下的******授權文件,復制到MAX+plus II的安裝目錄下(如"C:MAXPLUS2"目錄)。 4. 再次啟動MAX+plus II,選擇菜單[Option]->[****** Setup]功能, 在彈出的對話框中,按"Browse"按鈕,選擇剛才復制的授權文件, 確認退出,退出MAX+plus II開發環境,再次運行MAX+plus II即可。 5. 打開控制面板,打開添加/刪除硬件:




C-Free
三菱觸摸屏編程軟件
PL/SQL Developer
臺達觸摸屏軟件
CIMCOEdit
Visual Basic